2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩66頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、模數(shù)轉(zhuǎn)換器(ADC)在所有信號(hào)處理系統(tǒng)中占有非常重要的地位,隨著工藝水平的不斷進(jìn)步和系統(tǒng)對(duì)A/D性能要求的不斷提高,進(jìn)一步發(fā)展了速度與精度相互折衷的流水線型模數(shù)轉(zhuǎn)換器(Pipelined ADC)。本文采用基于0.5μm的標(biāo)準(zhǔn)CMOS工藝,電源電壓為5V,研究設(shè)計(jì)了一個(gè)14位精度,1MHz采樣率的流水線ADC,完成了其內(nèi)部關(guān)鍵單元和整體結(jié)構(gòu)的設(shè)計(jì)。
  在系統(tǒng)結(jié)構(gòu)選擇中,采用12級(jí)1.5位/級(jí)與最后一級(jí)為2位Flash ADC相結(jié)

2、合的設(shè)計(jì),奇數(shù)子級(jí)和偶數(shù)子級(jí)由兩相非交疊時(shí)鐘控制交替工作,然后分析非理想因素找到系統(tǒng)誤差源,最后通過數(shù)字校準(zhǔn)電路對(duì)輸出的數(shù)字碼進(jìn)行延遲校正和邏輯校準(zhǔn),去除了冗余位,得到完整的14位數(shù)字輸出。
  在子級(jí)模塊電路中,設(shè)計(jì)了關(guān)鍵單元電路,包括Sub-ADC、Sub-DAC、簡(jiǎn)單邏輯的編碼電路、電容翻轉(zhuǎn)型的采樣保持電路、MDAC電路以及數(shù)字邏輯校準(zhǔn)電路,在具體電路結(jié)構(gòu)設(shè)計(jì)中,設(shè)計(jì)了一個(gè)具有相位裕度為57°、增益為96dB的兩級(jí)全差分運(yùn)放

3、,一個(gè)轉(zhuǎn)換電平約為226.7mV的開關(guān)電容比較器以及能夠產(chǎn)生下降沿提前到來的兩相不交疊時(shí)鐘和快速的柵壓自舉開關(guān)。
  在整體結(jié)構(gòu)設(shè)計(jì)中,整合關(guān)鍵單元得到所設(shè)計(jì)的14位流水線ADC,用Candance環(huán)境下的Specture工具對(duì)模塊電路和整體電路進(jìn)行仿真分析,結(jié)果滿足系統(tǒng)要求,最終的性能達(dá)到了:靜態(tài)特性DNL為0.175LSB,INL為1.625LSB,動(dòng)態(tài)特性頻譜圖ENOB為13.04bit,SFDR為102.5dB,THD為9

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論