版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、目前,目標(biāo)速度的測(cè)量越來越受關(guān)注,特別是飛行目標(biāo)速度的測(cè)量不僅有利于我國軍事方面的技術(shù)積累,而且對(duì)我國的軍事戰(zhàn)略安全也有著顯著意義。雷達(dá)信號(hào)采集與實(shí)時(shí)處理系統(tǒng)也是當(dāng)前雷達(dá)技術(shù)中研究最為活躍,進(jìn)展最為迅速的一部分。
緊隨信息化,智能化,網(wǎng)絡(luò)化的快速發(fā)展,嵌入式系統(tǒng)技術(shù)也日益迅速發(fā)展。基于ARM的嵌入式系統(tǒng)具有結(jié)構(gòu)清晰、通用性好和可擴(kuò)展性強(qiáng)的高性能,可為各種應(yīng)用提供一套完整的軟硬件解決方案。與此同時(shí),FPGA既繼承了ASIC的
2、大規(guī)模、高集成度、高可靠性的優(yōu)點(diǎn),又克服了普通ASIC設(shè)計(jì)周期長、投資大、靈活性差的缺陷,逐步成為復(fù)雜數(shù)字電路設(shè)計(jì)的理想首選。
本課題針對(duì)目前雷達(dá)信號(hào)采集與實(shí)時(shí)處理系統(tǒng)中普遍存在的功耗高、價(jià)格昂貴、體積大以及測(cè)量精度不高等問題,提出了一種采用ARM和FPGA技術(shù)相結(jié)合的解決方案。該系統(tǒng)以Intel公司的PXA270處理器為硬件平臺(tái)的核心,擴(kuò)展了存儲(chǔ)器模塊、基于FPGA技術(shù)的數(shù)字信號(hào)處理模塊、UART通信模塊、以太網(wǎng)傳輸模塊
3、等功能模塊。同時(shí)本課題使用嵌入式Linux操作系統(tǒng)作為系統(tǒng)軟件平臺(tái),重點(diǎn)研究并完成相關(guān)底層驅(qū)動(dòng)程序的設(shè)計(jì)。在課題中重點(diǎn)研究并解決了如下關(guān)鍵技術(shù):基于PXA270處理器的系統(tǒng)硬件平臺(tái)設(shè)計(jì);FPGA內(nèi)部功能模塊的設(shè)計(jì);嵌入式Linux操作系統(tǒng)在PXA270處理器上的移植;FPGA作為ARM外部設(shè)備時(shí)的驅(qū)動(dòng)程序設(shè)計(jì);基于多線程的ARM應(yīng)用程序的設(shè)計(jì);基于最小二乘法的外推擬合初速的程序設(shè)計(jì);系統(tǒng)測(cè)試結(jié)果的誤差分析。
經(jīng)過對(duì)各模塊和
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 39636.gps信號(hào)實(shí)時(shí)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- 飛行試驗(yàn)振動(dòng)參數(shù)遙測(cè)實(shí)時(shí)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- MIMO雷達(dá)波形設(shè)計(jì)與實(shí)時(shí)處理系統(tǒng)研究.pdf
- 穿墻雷達(dá)信號(hào)采集及處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 視頻圖像實(shí)時(shí)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核處理器的雷達(dá)信號(hào)實(shí)時(shí)處理系統(tǒng)研究.pdf
- jtext偏振干涉儀數(shù)據(jù)采集與實(shí)時(shí)處理系統(tǒng)設(shè)計(jì)
- 基于fpga與usb2.0的數(shù)據(jù)采集與實(shí)時(shí)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA+DSP的多路采集與實(shí)時(shí)處理系統(tǒng)的設(shè)計(jì).pdf
- 測(cè)高雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 超寬帶穿墻探測(cè)雷達(dá)信號(hào)采集和處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 飛行參數(shù)采集與處理系統(tǒng)和設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 某雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于戰(zhàn)術(shù)通信網(wǎng)基層的數(shù)據(jù)融合——高速數(shù)據(jù)采集與實(shí)時(shí)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可重構(gòu)雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 地震采集中高速傳輸與實(shí)時(shí)處理系統(tǒng)的研究.pdf
- 基于多DSP的SAR圖像實(shí)時(shí)處理系統(tǒng)設(shè)計(jì)與算法實(shí)現(xiàn).pdf
- 測(cè)高雷達(dá)目標(biāo)模擬器信號(hào)處理系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論