版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、當(dāng)今的FPGA廠商已經(jīng)在為其客戶提供可配置的軟核微處理器,并可以下載到它們的FPGA產(chǎn)品當(dāng)中。這種帶有軟核微處理器的FPGA具有更大的靈活性和更強的性能。OR1200是完全免費并且開放源代碼的32位軟核微處理器,雖然它是為專用集成電路而優(yōu)化設(shè)計的,但也可以在 FPGA中下載實現(xiàn)。本文的目標(biāo)就是對軟核微處理器 OR1200的核心進行多方面的優(yōu)化,使其更適合在 FPGA中實現(xiàn),且實現(xiàn)時占用更少的資源,具有更高的時鐘頻率。
本文首先
2、為OR1200核心的優(yōu)化做了一些準(zhǔn)備工作,并設(shè)置了軟件環(huán)境。接著以Altera公司的FPGA器件Cyclone EP1C12Q240C8為目標(biāo)器件,對OR1200核心的進行了七個方面的優(yōu)化,其中數(shù)據(jù)通路進行了三個方面的優(yōu)化,分別從代碼,通用寄存器組和流程控制類指令的數(shù)據(jù)通路方面進行了改進。在內(nèi)部邏輯方面進行了4方面的優(yōu)化,重點優(yōu)化了Mux(多路選擇器)邏輯。
優(yōu)化后,OR1200核心的所消耗的LE(邏輯單元)數(shù)減少了1382個
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 微處理器IP軟核的研究.pdf
- 基于OR1200微處理器的以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)設(shè)計及其FPGA實現(xiàn).pdf
- 8086微處理器IP軟核設(shè)計技術(shù)的研究.pdf
- 基于fpga的微處理器設(shè)計
- 基于FPGA的異核微處理器系統(tǒng)研究.pdf
- 基于FPGA的軟核處理器及DDFS實現(xiàn).pdf
- 面向教學(xué)的16位微處理器的FPGA設(shè)計與實現(xiàn).pdf
- 面向多核微處理器的低功耗設(shè)計及優(yōu)化.pdf
- 基于FPGA的VLIW微處理器設(shè)計實現(xiàn).pdf
- 32位RISC微處理器核的設(shè)計.pdf
- 16位精簡指令集微處理器軟核的設(shè)計研究.pdf
- 8位微處理器與IIC總線接口軟核的設(shè)計與研究.pdf
- 基于FPGA的32位軟核處理器的設(shè)計與實現(xiàn).pdf
- 微處理器
- NIOSⅡ軟核微處理器上的μC-OS-Ⅲ移植及其應(yīng)用研究.pdf
- 微處理器性能分析與優(yōu)化.pdf
- 面向眾核處理器訪存鏈路接口的fpga驗證
- SOC內(nèi)微處理器核的測試技術(shù)研究.pdf
- 基于FPGA技術(shù)的嵌入式微處理器設(shè)計研究.pdf
- 基于FPGA軟核處理器NIOSII的高精度時間間隔測量儀.pdf
評論
0/150
提交評論