版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著集成電路(Intergrated Circuit: IC)規(guī)模的擴大及技術(shù)節(jié)點的推進,后段制程(Back end of line: BEOL)在整個制造工藝中顯得越發(fā)重要。由互連線產(chǎn)生的互連延遲已成為了影響芯片速度的主要因素,為了降低互連線寄生電容及互連線本身電阻,工程師引入C u/low?κ互連系統(tǒng)。在28nm技術(shù)節(jié)點下,新的制作工藝和技術(shù)的加入,使得原先的電容模型在精度及參數(shù)模擬上不再能很好的滿足工程上的需要。同時由于阻擋層厚度
2、的減小直接影響了器件的可靠性,針對這種情況工程師們展開了很多的研究,其中合金種子層技術(shù)被廣泛的應(yīng)用。
本文從28nm技術(shù)節(jié)點下集成電路IC的后道BEOL工藝著手,重點針對28nm節(jié)點下互連線電容的模擬分析及熱處理對互連線的影響進行了探討。我們在參考前人65nm模型的基礎(chǔ)上構(gòu)建了一種28nmBEOL銅互連線結(jié)構(gòu)的電容模型。采用了分解電場來分解電容,然后對各個部分的電容分別進行計算,最后再整合整個電容的方法給出了其二維情況下的基礎(chǔ)
3、電容模型,并在此基礎(chǔ)上討論了過渡層,阻擋層及損傷層等28nm技術(shù)節(jié)點下的技術(shù)創(chuàng)新和新結(jié)構(gòu)對電容的影響。最終得到了一個適用于28nm節(jié)點的電容模型。經(jīng)與專業(yè)仿真軟件Raphael及實際測量值比較,結(jié)果表明我們的模型誤差在2%以內(nèi)且相對于仿真軟件有著速度快、簡潔,易于與現(xiàn)有設(shè)計軟件結(jié)合的優(yōu)勢。運算新模型計算的結(jié)果表明在28nm技術(shù)節(jié)點下,邊緣電容及頂端電容等之前常被簡化或省略的電容部分約占整體電容的30%,成為整體電容中不可忽視的重要部分。
4、新模型可以為工程師在實際的28nm工藝研發(fā)中提供良好的參考依據(jù)。
使用CuAl合金做為種子層是常見的合金種子層技術(shù),我們從元素Al的擴散及銅互連線組織兩方面探討了熱處理對互連線的影響。二次離子質(zhì)譜SIMS分析結(jié)果表明,在現(xiàn)有熱處理工藝條件下元素Al會聚集到銅與阻擋層的界面上,并且在銅互連線內(nèi)的濃度基本不變。此種聚集效果能提高銅互連線的抗電遷移能力;互連線晶粒大小會隨關(guān)自身線寬的增大而增大,而熱處理溫度越高,時間越長,其晶粒越大
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 銅微互連線的原子遷移失效研究.pdf
- 對用于互連線的銅脈沖電鍍沉積層的研究.pdf
- 考慮工藝波動的互連線模型研究.pdf
- 銅互連線電遷移和錫須生長研究.pdf
- ULSI銅互連線微結(jié)構(gòu)與應(yīng)力及其對電徙動影響的研究.pdf
- 具有側(cè)面冗余的銅互連線的電遷移效應(yīng)研究.pdf
- FPGA芯片互連線測試.pdf
- 考慮互連線影響的布線算法的實現(xiàn).pdf
- 大規(guī)?;ミB線模型降階算法研究.pdf
- 納米工藝集成電路的互連線寄生電容參數(shù)提取.pdf
- 銅互連電遷移壽命模型研究.pdf
- 基于32nm CMOS工藝的互連線串擾及延時的分析與優(yōu)化.pdf
- 銅互連線電遷移可靠性研究及其壽命預(yù)測.pdf
- VLSI中的互連線延遲的計算.pdf
- 金屬互連線的可靠性研究.pdf
- 互連線串擾模型與時延自適應(yīng)研究.pdf
- Virtex系列FPGA內(nèi)部互連線測試.pdf
- 隨機工藝偏差下的互連線寄生電容參數(shù)提取算法研究.pdf
- 考慮互連線影響的集成電路布局及其優(yōu)化.pdf
- 單相UPS逆變器無互連線并聯(lián)的研究.pdf
評論
0/150
提交評論