版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、集成電路特征尺寸進(jìn)入超深亞微米級,使得芯片速度更快、功耗更低、芯片整體功能更強,且成本更低[28]。然而,隨之而來的串?dāng)_(crosstalk)效應(yīng)、天線(antenna)效應(yīng),以及IR壓降等互連效應(yīng)問題也成為后端設(shè)計的瓶頸,制約著集成電路的發(fā)展。新的工具、方法、和設(shè)計流程對于設(shè)計的成功越來越重要。 本課題根據(jù)集成電路超深亞微米物理設(shè)計與優(yōu)化的技術(shù)要求,以新的工具、方法和設(shè)計流程為依托,旨在對超深亞微米層次下的所出現(xiàn)的信號完整性及
2、物理設(shè)計中所出現(xiàn)的熱點問題進(jìn)行探索和研究。 首先,該研究著眼于當(dāng)代物理設(shè)計的發(fā)展,基于超深亞微米互連特性、信號完整性等技術(shù)關(guān)鍵,對影響信號完整性的主要互連效應(yīng)及其抑制方案進(jìn)行了系統(tǒng)的研究;對超深亞微米物理設(shè)計的技術(shù)路線進(jìn)行了深入的探討。 其次,在此基礎(chǔ)上,對物理設(shè)計流程中的熱點問題,諸如:高性能時鐘布線、布圖規(guī)劃、布局布線、電源分布網(wǎng)絡(luò)的設(shè)計與優(yōu)化及寄生參數(shù)的提取等,進(jìn)行了較為深入的研究。 基于上述諸多項研究成果
3、,確定了合理的技術(shù)路線及設(shè)計與優(yōu)化流程。運用Synopsys超深亞微米級物理設(shè)計軟件,實現(xiàn)了32位RISCCPU的物理級設(shè)計。該設(shè)計采用擁擠與時序雙重驅(qū)動模式,有效的滿足了可布線性與時序功能的要求。在設(shè)計流程中,進(jìn)行了布局內(nèi)優(yōu)化、布線優(yōu)化、搜索提煉、搜索修補、可制造性優(yōu)化等多重分步優(yōu)化方式,顯著提高了設(shè)計質(zhì)量。 本項研究針對影響超深亞微米物理設(shè)計的主要技術(shù)難點信號完整性問題,在提高電源規(guī)劃質(zhì)量的同時,分別對串?dāng)_效應(yīng)和天線效應(yīng)進(jìn)行
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超深亞微米集成電路銅互連可靠性研究.pdf
- 深亞微米集成電路互連極限的研究.pdf
- 超深亞微米集成電路互連線串?dāng)_估計及優(yōu)化.pdf
- 深亞微米集成電路的互連建模與時序優(yōu)化.pdf
- 深亞微米集成電路互連RC網(wǎng)絡(luò)約簡算法分析.pdf
- 深亞微米集成電路可制造性設(shè)計研究.pdf
- 深亞微米集成電路互連電阻異常分析及其解決方法.pdf
- 深亞微米集成電路的低功耗設(shè)計.pdf
- 超深亞微米集成電路制造過程中光學(xué)鄰近效應(yīng)模擬的研究.pdf
- 超深亞微米集成電路可靠性設(shè)計與建模方法.pdf
- 超深亞微米集成電路可制造性驗證與設(shè)計技術(shù)研究.pdf
- 超深亞微米CMOS集成電路功耗估計方法及相關(guān)算法研究.pdf
- 深亞微米集成電路的失效定位技術(shù).pdf
- 亞微米、深亞微米CMOS集成電路靜電保護(hù)結(jié)構(gòu)設(shè)計研究.pdf
- 深亞微米高速CMOS集成電路的ESD研究.pdf
- 深亞微米集成電路Cu-低k互連結(jié)構(gòu)溫度特性分析.pdf
- 超深亞微米集成電路IR-DROP快速論證分析的研究.pdf
- 深亞微米集成電路自動化流程設(shè)計方法研究.pdf
- 深亞微米級集成電路早期失效檢測的研究.pdf
- 深亞微米EoPDH專用集成電路的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論