版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著高清視頻,以太網(wǎng)領(lǐng)域等高速信號處理應(yīng)用的迅速發(fā)展,采樣保持電路的作用越來越重要,系統(tǒng)對高速高性能的采樣保持電路(sample/hold或SH)的需求日益強(qiáng)烈。而隨著CMOS工藝水平的提高,由于電源電壓和MOS管溝道長度的減小,為采樣保持電路的設(shè)計不斷提出復(fù)雜的課題。 傳統(tǒng)的采樣保持電路每個時鐘周期需復(fù)位一次,因此在高速采樣系統(tǒng)中對運(yùn)算放大器的增益,帶寬及擺率的要求較高,導(dǎo)致運(yùn)算放大器的面積和功耗很大,甚至占整個芯片功率消耗的
2、主要部分。 本文在參考國內(nèi)外現(xiàn)有設(shè)計的基礎(chǔ)上,結(jié)合實際情況,改進(jìn)了運(yùn)算放大器非理想因素對全差分采樣保持電路性能的影響。該方案的主要改進(jìn)為:在系統(tǒng)采樣輸入信號期間,將SH的輸出保持為上一周期的輸出而不是復(fù)位。對改進(jìn)方案系統(tǒng)及電路模塊建立了等效電路模型,根據(jù)等效模型推導(dǎo)出開關(guān)電容系統(tǒng)傳輸函數(shù),噪聲傳輸函數(shù)。并用MATLAB對電路模型進(jìn)行了仿真。分析了開關(guān)對SH的影響,運(yùn)算放大器的增益對SH輸出誤差的影響,以及運(yùn)算放大器的帶寬和擺率對
3、SH建立時間和建立精度的影響。采用開關(guān)電容共模反饋電路來穩(wěn)定全差分運(yùn)算放大器的輸出共模電平,在系統(tǒng)的關(guān)鍵信號通路應(yīng)用電壓自舉模擬開關(guān)代替?zhèn)鹘y(tǒng)CMOS開關(guān),降低SH的非線性。 本課題完成了SH及各個電路模塊的設(shè)計。詳細(xì)介紹了模擬集成電路的版圖設(shè)計的相關(guān)技術(shù),并利用上華CMOS0.6um工藝設(shè)計了SH的版圖。 文章給出了SH及各個電路模塊的驗證測試方法。應(yīng)用Cadence Spectre完成仿真,在采樣率為10MHz的情況下
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 時間交織ADC多路選擇采樣-保持電路設(shè)計.pdf
- 流水線ADC的采樣保持電路及MDAC電路設(shè)計.pdf
- 一種可配置的采樣保持電路設(shè)計與研究.pdf
- 采樣保持電路
- 0.13umcmos流水線型adc采樣保持電路設(shè)計
- 12bit 100MHz Pipeline ADC-采樣-保持電路設(shè)計.pdf
- 基于0.18μmcmos工藝的高速以及高精度采樣保持電路設(shè)計
- 基于0.18μmcmos工藝的8位超高速采樣保持電路設(shè)計
- 高速流水線A-D轉(zhuǎn)換器的采樣保持電路設(shè)計研究.pdf
- 增益可控采樣-保持電路的研究.pdf
- 超高速采樣保持電路的研究與設(shè)計.pdf
- 高速高精度采樣保持電路的研究與設(shè)計.pdf
- 基于0.18μmrfcmos工藝的10bit100mss采樣保持電路設(shè)計及優(yōu)化
- 折疊內(nèi)插ADC中采樣保持電路的研究與設(shè)計.pdf
- 低壓高性能采樣-保持電路的研究.pdf
- Pipelined ADC中高速采樣保持電路的研究與設(shè)計.pdf
- 12 bit Pipeline ADC中采樣保持電路的設(shè)計.pdf
- 一種BiCMOS高速采樣-保持電路的設(shè)計.pdf
- 低功耗高性能采樣保持電路的研究與設(shè)計.pdf
- 紅外光譜儀放大采樣電路設(shè)計.pdf
評論
0/150
提交評論