版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、計(jì)算機(jī)組成原理實(shí)驗(yàn),實(shí)驗(yàn)一 運(yùn)算器實(shí)驗(yàn)實(shí)驗(yàn)二 存儲(chǔ)器實(shí)驗(yàn)實(shí)驗(yàn)三 微程序控制實(shí)驗(yàn)實(shí)驗(yàn)四 總線基本實(shí)驗(yàn),實(shí)驗(yàn)一 運(yùn)算器實(shí)驗(yàn),一、實(shí)驗(yàn)?zāi)康?熟悉多功能算術(shù)邏輯運(yùn)算單元的組成及工作原理,四、實(shí)驗(yàn)步驟 1、連接實(shí)驗(yàn)線路 2、根據(jù)運(yùn)算器181功能表,完成下列表格中所示運(yùn)算 3、在報(bào)告冊(cè)中記錄運(yùn)算結(jié)果及實(shí)驗(yàn)操作步驟,三、實(shí)驗(yàn)內(nèi)容 用實(shí)驗(yàn)臺(tái)提供的ALU單元
2、搭建一個(gè)8位運(yùn)算器,實(shí)現(xiàn)各種算術(shù)邏輯運(yùn)算,二、實(shí)驗(yàn)設(shè)備 TDN-CM++實(shí)驗(yàn)儀一套,運(yùn)算器實(shí)驗(yàn)原理圖,實(shí)驗(yàn)線路,74LS181功能表,注意: F=A+B 不帶進(jìn)位加F=A加B 帶進(jìn)位加,,,實(shí)驗(yàn)二 存儲(chǔ)器實(shí)驗(yàn),一、實(shí)驗(yàn)?zāi)康?了解靜態(tài)存儲(chǔ)器的工作原理,四、實(shí)驗(yàn)步驟 1、連接實(shí)驗(yàn)線路 2、根據(jù)實(shí)驗(yàn)原理圖及讀寫操作步驟,完成向25
3、H~2AH單元寫入75H~7AH的數(shù)據(jù),然后讀出 3、記錄實(shí)驗(yàn)結(jié)果,三、實(shí)驗(yàn)內(nèi)容 用實(shí)驗(yàn)臺(tái)提供的6116芯片搭建一個(gè)可讀寫的RAM電路,完成讀寫操作,二、實(shí)驗(yàn)設(shè)備 TDN-CM++實(shí)驗(yàn)儀一套,存儲(chǔ)器實(shí)驗(yàn)原理圖,實(shí)驗(yàn)線路 注: A7…A0 => AD7…AD0,,寫存儲(chǔ)器,讀存儲(chǔ)器,實(shí)驗(yàn)三 微程序控制器實(shí)驗(yàn),一、實(shí)驗(yàn)?zāi)康?/p>
4、 學(xué)習(xí)微程序的編寫方法,了解微程序控制的實(shí)現(xiàn)過程,三、實(shí)驗(yàn)內(nèi)容 要求編寫以下五條指令的微程序,在數(shù)據(jù)通路圖中觀察執(zhí)行過程 1、IN R0 INPUT →R0 2、OUT [ADDR] RAM →LED 3、ADD [ADDR],R0 RAM+R0 →R0
5、 4、STA R0 R0 →RAM 5、JMP ADDR RAM →PC,二、實(shí)驗(yàn)設(shè)備 TDN-CM++實(shí)驗(yàn)儀一套、PC機(jī)一臺(tái),四、實(shí)驗(yàn)步驟 1、連接實(shí)驗(yàn)線路 2、根據(jù)24位微指令格式及指令功能編寫相應(yīng)微程序,按P25所寫步驟將微程序?qū)懭隦OM(或者) 3、輸入微程
6、序,共有兩種方法: (1)通過開關(guān)手動(dòng)輸入 ①將編程開關(guān)置為PROM,STEP置為STEP,STOP置為RUN ②在SWITCH UNIT用開關(guān)置微地址MA5-MA0 ③在MK24-MK1開關(guān)上置24位微碼 ④啟動(dòng)時(shí)序電路,按
7、START按鈕 ⑤重復(fù)③- ④步,完成輸入所有微碼 (2)直接從電腦輸入: 將微程序轉(zhuǎn)換為16進(jìn)制,在CMPP20環(huán)境下直接從鍵盤輸入 4、在實(shí)驗(yàn)箱上,將中間的編程開關(guān)置為”RUN”,在UA5-UA0開關(guān)上置微地址,撥動(dòng)右下角CLR開關(guān)(1->0->1),看
8、右上角的6位地址燈,按單步微指令執(zhí)行,觀察數(shù)據(jù)通路圖中的數(shù)據(jù)流動(dòng),五、微程序舉例ADD [ADDR] ,R0 程序如下:微地址 微指令 01 01ED82 PC →AR,PC+1 →PC 02 00C043 RAM →IR 13 01ED89 PC →AR,PC+1 →PC 14
9、 RAM →AR 15 RAM →DR1 16 R0 →DR2 17 DR1+DR2->R0,六、實(shí)驗(yàn)線路,注: 從實(shí)驗(yàn)箱手動(dòng)輸入微碼時(shí) : UA5…UA0 => MA5…MA0
10、 從電腦輸入微碼時(shí) : UA5… UA0 => SE6…SE1,微指令格式,S3-S0,M,Cn是運(yùn)算器74LS181的運(yùn) 算控制(看P16);UA5-UA0是下一條微指令地址.,WE A9 A8 0 0 0 INPUT 0 0 1 RAM讀 1 0 1 RAM寫
11、1 1 0 LED 0 1 1 無,五條指令微操作流程,注:圖中地址是八進(jìn)制,,實(shí)驗(yàn)四 總線基本實(shí)驗(yàn),一、實(shí)驗(yàn)?zāi)康?理解總線的概念,掌握總線傳輸特性,四、實(shí)驗(yàn)步驟 1、連接實(shí)驗(yàn)線路 2、按P30所示的流程進(jìn)行操作 3、查看RAM中數(shù)據(jù)與LED上數(shù)據(jù)是否一致,三、實(shí)驗(yàn)內(nèi)容
12、 用實(shí)驗(yàn)臺(tái)搭建一個(gè)總線電路,實(shí)現(xiàn)以下四步數(shù)據(jù)流的傳輸 1、 INPUT →R0 2、INPUT →AR 3、RO →RAM 4、RAM →LED,二、實(shí)驗(yàn)設(shè)備 TDN-CM++實(shí)驗(yàn)儀一套,總線傳輸原理圖,實(shí)驗(yàn)線路,總線基本實(shí)驗(yàn)操作步驟,,初始化:LDAR和LDR0信號(hào)置0,其他信號(hào)均置1 W/R(RAM)為0表示存
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 《計(jì)算機(jī)組成原理》實(shí)驗(yàn)
- 計(jì)算機(jī)組成原理
- 計(jì)算機(jī)組成原理實(shí)驗(yàn)1
- 計(jì)算機(jī)組成原理實(shí)驗(yàn)1
- 計(jì)算機(jī)組成原理全部實(shí)驗(yàn)
- 計(jì)算機(jī)組成原理48177
- 計(jì)算機(jī)組成原理題解
- 計(jì)算機(jī)組成原理 指令
- 計(jì)算機(jī)組成原理題庫
- 計(jì)算機(jī)組成原理課程
- 計(jì)算機(jī)組成原理例題
- 計(jì)算機(jī)組成原理答案
- 計(jì)算機(jī)組成原理課程設(shè)計(jì)--計(jì)算機(jī)組成原理算法實(shí)現(xiàn)
- 計(jì)算機(jī)組成原理課程
- 計(jì)算機(jī)組成原理試題
- 計(jì)算機(jī)組成原理習(xí)題
- 計(jì)算機(jī)組成原理實(shí)驗(yàn)報(bào)告
- 計(jì)算機(jī)組成原理實(shí)驗(yàn)一(2011)
- 計(jì)算機(jī)組成原理試卷答案
- 計(jì)算機(jī)組成原理——cpu論文
評(píng)論
0/150
提交評(píng)論