版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、IP核復(fù)用技術(shù)是SOC設(shè)計(jì)的核心技術(shù),可使芯片設(shè)計(jì)變得快捷,設(shè)計(jì)風(fēng)險(xiǎn)也大為降低。八位微控制器IP核是SOC設(shè)計(jì)中應(yīng)用最廣泛的一類(lèi)嵌入式核。微控制器(MCU)是許多數(shù)字系統(tǒng)的核心部件,其控制復(fù)雜,對(duì)面積、功耗、運(yùn)算速度、功能等方面都有很高的要求。設(shè)計(jì)擁有自主知識(shí)產(chǎn)權(quán)的高性能MCU一直是集成電路設(shè)計(jì)領(lǐng)域一個(gè)富有挑戰(zhàn)性的課題。本文的研究正是對(duì)此做一次有益的嘗試和實(shí)踐。
本文在對(duì)Microchip技術(shù)公司PIC18LF4550微控制器
2、的系統(tǒng)架構(gòu)、指令系統(tǒng)和時(shí)序機(jī)構(gòu)進(jìn)行深入研究的基礎(chǔ)上,總結(jié)了微控制器的工作原理和設(shè)計(jì)方法。設(shè)計(jì)時(shí)將微控制器總體劃分為控制通路和數(shù)據(jù)通路兩個(gè)單元,并細(xì)化成各個(gè)子模塊進(jìn)行實(shí)現(xiàn)。本文改進(jìn)了微控制器的時(shí)序結(jié)構(gòu),用單時(shí)鐘替代四相時(shí)鐘技術(shù),采用二級(jí)流水結(jié)構(gòu),使指令執(zhí)行周期縮短為單個(gè)時(shí)鐘周期,從而使微控制器的指令處理速度提高到原來(lái)的四倍。
微控制器按照自頂向下的層次化設(shè)計(jì)方法進(jìn)行設(shè)計(jì),采用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)各模塊的RTL級(jí)代碼。整個(gè)系統(tǒng)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的微控制器IP核研究與設(shè)計(jì).pdf
- 基于RISC結(jié)構(gòu)的微控制器IP核設(shè)計(jì).pdf
- 八位微控制器IP核的設(shè)計(jì)與FPGA原型驗(yàn)證研究.pdf
- 八位微控制器IP核的研究與設(shè)計(jì).pdf
- 基于FPGA的GPIB控制器的IP核設(shè)計(jì).pdf
- 基于FPGA的微控制器設(shè)計(jì).pdf
- 微控制器IP核的參數(shù)化設(shè)計(jì)方法研究.pdf
- 八位RISC微控制器IP核設(shè)計(jì).pdf
- 面向微控制器的IP設(shè)計(jì).pdf
- 基于FPGA的多通道DMA控制器的IP核設(shè)計(jì).pdf
- 基于FPGA的以太網(wǎng)控制器IP核設(shè)計(jì).pdf
- 基于Verilog的微控制器軟核設(shè)計(jì).pdf
- 基于FPGA的IP Camera控制器設(shè)計(jì).pdf
- SATAⅡ主機(jī)控制器IP核設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- usb2.0設(shè)備控制器ip核的設(shè)計(jì)與fpga驗(yàn)證
- 基于FPGA的微控制器芯核軟錯(cuò)誤敏感性評(píng)估方法研究.pdf
- 基于SOPC的LCD控制器IP核的設(shè)計(jì).pdf
- LCD控制器IP核的設(shè)計(jì)研究.pdf
- 基于ARM核微控制器最小系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- USB主機(jī)控制器IP核的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論