版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文以變頻控制芯片的研發(fā)為項(xiàng)目背景,提出了基于OR1200內(nèi)核的SOC芯片系統(tǒng)級(jí)設(shè)計(jì)方案,旨在縮短整個(gè)SOC芯片的設(shè)計(jì)與驗(yàn)證周期,降低企業(yè)前期的設(shè)計(jì)投入。本設(shè)計(jì)一方面完成了SOC芯片系統(tǒng)架構(gòu)設(shè)計(jì),對(duì)該芯片的核心模塊進(jìn)行設(shè)計(jì)和驗(yàn)證,另一方面搭建了該芯片的FPGA快速原型驗(yàn)證平臺(tái),完成了對(duì)該芯片的原型驗(yàn)證及設(shè)計(jì)優(yōu)化。
首先,作者介紹了軟硬件協(xié)同驗(yàn)證技術(shù)的發(fā)展?fàn)顩r與優(yōu)點(diǎn),在此基礎(chǔ)上提出了基于FPGA的系統(tǒng)原型驗(yàn)證的設(shè)計(jì)流程,實(shí)現(xiàn)
2、了從SOC到Altera FPGA的移植,并且詳細(xì)介紹了Altera CycloneⅡ FPGA的架構(gòu)與片上資源。接著,提出了SOC芯片的系統(tǒng)架構(gòu)設(shè)計(jì)方案,包括:OR1200微處理器、Wishbone總線設(shè)計(jì)規(guī)范以及SOC芯片的片上資源,同時(shí)提出了SOC芯片的地址分配方案。然后,根據(jù)設(shè)計(jì)要求完成了主要模塊的設(shè)計(jì)工作,即Wishbone總線IP核和UARTIP核,并且對(duì)其進(jìn)行了仿真驗(yàn)證。最后,根據(jù)FPGA原型驗(yàn)證流程,搭建了該SOC芯片的
3、原型系統(tǒng)的驗(yàn)證平臺(tái),完成了硬件設(shè)計(jì)優(yōu)化和軟件設(shè)計(jì)環(huán)境的搭建兩個(gè)方面的工作,并在此基礎(chǔ)上完成了SOC系統(tǒng)基本的FPGA系統(tǒng)原型驗(yàn)證。通過(guò)驗(yàn)證表明所設(shè)計(jì)的SOC系統(tǒng)完全滿足設(shè)計(jì)規(guī)范的要求。
本課題主要完成基于FPGA快速原型平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn),構(gòu)建以O(shè)R1200微處理器為核心,包含軟硬件平臺(tái)的嵌入式SOC系統(tǒng)。硬件系統(tǒng)以開(kāi)源32位RISC核及Wishbone總線為主干,將仿真驗(yàn)證過(guò)的模塊逐個(gè)加入到OR1200嵌入式系統(tǒng)中。然后在
4、FPGA上進(jìn)行驗(yàn)證。軟件部分包括交叉編譯環(huán)境的建立,經(jīng)交叉編譯工具最后生成可執(zhí)行程序下載到內(nèi)存中。最后在Altera的DE2開(kāi)發(fā)板上驗(yàn)證系統(tǒng)能否穩(wěn)定運(yùn)行。
本文的主要貢獻(xiàn)為提出了基于OR1200的SOC芯片的設(shè)計(jì)方案,完成了Wishbone總線IP模塊和UART IP模塊等電路模塊的設(shè)計(jì):搭建了該芯片的FPGA快速原型驗(yàn)證平臺(tái);作者較好地解決了設(shè)計(jì)中涉及到的諸多技術(shù)難點(diǎn),如:Wishbone總線和UART IP模塊的RTL
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA原型驗(yàn)證的調(diào)試平臺(tái)的搭建.pdf
- 面向FPGA的OR1200軟核微處理器的優(yōu)化.pdf
- 基于OR1200的VoIP SOPC硬件系統(tǒng)設(shè)計(jì).pdf
- 基于OR1200的軟件開(kāi)發(fā)平臺(tái)設(shè)計(jì).pdf
- 基于FPGA快速原型平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于OR1200微處理器的以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- 畢業(yè)設(shè)計(jì)---基于fpga和vhdl實(shí)現(xiàn)的8位通用運(yùn)算部件
- 畢業(yè)設(shè)計(jì)---基于fpga和vhdl實(shí)現(xiàn)的8位通用運(yùn)算部件
- 基于OR1200的UHF RFID閱讀器數(shù)字基帶處理SoC設(shè)計(jì).pdf
- 畢業(yè)設(shè)計(jì)---基于FPGA和VHDL實(shí)現(xiàn)的8位通用運(yùn)算部件.doc
- 基于OR1200的嵌入式SoC以太網(wǎng)網(wǎng)關(guān)的研究與設(shè)計(jì).pdf
- 1通用表格
- 基于快速原型的快速模具制造技術(shù)的研究.pdf
- 基于網(wǎng)絡(luò)的快速原型制造
- 基于網(wǎng)絡(luò)的快速原型制造
- 2018年通用技術(shù)
- 1通用表格67428
- 基于網(wǎng)絡(luò)的快速原型制造.doc
- 基于網(wǎng)絡(luò)的快速原型制造.doc
- 一通用表格
評(píng)論
0/150
提交評(píng)論